This HTML5 document contains 576 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

PrefixNamespace IRI
dbrhttp://dbpedia.org/resource/
n36http://dbpedia.org/resource/File:JK_timing_diagram.
n74http://commons.wikimedia.org/wiki/Special:FilePath/SR_(Clocked)_Flip-flop_Diagram.
n147http://dbpedia.org/resource/Metastability_(electronics)
n51http://commons.wikimedia.org/wiki/Special:FilePath/JK_timing_diagram.
n116http://hu.dbpedia.org/resource/Flip-flop_(elektronika)
n32http://dbpedia.org/resource/File:Gated_SR_flip-flop_Symbol.
dbpedia-ukhttp://uk.dbpedia.org/resource/
n31http://dbpedia.org/resource/File:Eccles-Jordan_trigger_circuit_flip-flip_drawings.
n64http://dbpedia.org/resource/File:True_single-phase_edge-triggered_flip-flop_with_reset.
n140http://en.wikipedia.org/wiki/Flip-flop_(electronics)?oldid=1123506666&ns=
yagohttp://dbpedia.org/class/yago/
n11http://dbpedia.org/resource/Memory_cell_(computing)
n158http://rdf.freebase.com/ns/m.
foafhttp://xmlns.com/foaf/0.1/
dbpedia-ethttp://et.dbpedia.org/resource/
n173http://dbpedia.org/resource/Z22_(computer)
n88http://dbpedia.org/resource/Digital_set_(logic_state)
dbpedia-elhttp://el.dbpedia.org/resource/
n162http://dbpedia.org/resource/Latch_(disambiguation)
n29http://dbpedia.org/resource/File:D-Type_Flip-flop_dual.
n91https://global.dbpedia.org/id/
dbpedia-rohttp://ro.dbpedia.org/resource/
dbphttp://dbpedia.org/property/
n156http://dbpedia.org/resource/Don'
n89http://dbpedia.org/resource/Digital_reset_(electronics)
dbpedia-zhhttp://zh.dbpedia.org/resource/
n129http://commons.wikimedia.org/wiki/Special:FilePath/D-Type_Flip-flop_dual.
dbpedia-ithttp://it.dbpedia.org/resource/
n46http://dbpedia.org/resource/File:SRLatch-lowres.
dbpedia-cahttp://ca.dbpedia.org/resource/
n48http://commons.wikimedia.org/wiki/Special:FilePath/Edge_triggered_D_flip_flop_with_set_and_reset.
dbpedia-plhttp://pl.dbpedia.org/resource/
dbpedia-idhttp://id.dbpedia.org/resource/
dbpedia-eshttp://es.dbpedia.org/resource/
n112http://fi.dbpedia.org/resource/Kiikku_(digitaalitekniikka)
n58http://dbpedia.org/resource/File:Transistor_Bistable_interactive_animated-en.
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n155http://dbpedia.org/resource/Flip_flop_(electronics)
n56http://commons.wikimedia.org/wiki/Special:FilePath/Inverted_SR_latch_symbol.
n117http://commons.wikimedia.org/wiki/Special:FilePath/4_Bit_Shift_Register_001.
dbpedia-azhttp://az.dbpedia.org/resource/
n62http://commons.wikimedia.org/wiki/Special:FilePath/R-S_mk2.
n23http://dbpedia.org/resource/ICE_(FPGA)
n131http://bg.dbpedia.org/resource/Тригер_(електроника)
n105http://ml.dbpedia.org/resource/
n54http://commons.wikimedia.org/wiki/Special:FilePath/Multiplexer-based_latch_using_transmission_gates.
dbpedia-hrhttp://hr.dbpedia.org/resource/
dbpedia-thhttp://th.dbpedia.org/resource/
n39http://dbpedia.org/resource/File:Negative-edge_triggered_master_slave_D_flip-flop.
n77http://commons.wikimedia.org/wiki/Special:FilePath/Transistor_Bistable_interactive_animated-en.
n85http://dbpedia.org/resource/Digital_set_(electronics)
n6http://dbpedia.org/resource/Counter_(digital)
n35http://commons.wikimedia.org/wiki/Special:FilePath/Eccles-Jordan_trigger_circuit_flip-flip_drawings.
n69http://commons.wikimedia.org/wiki/Special:FilePath/SR_Flip-flop_Diagram.
rdfshttp://www.w3.org/2000/01/rdf-schema#
provhttp://www.w3.org/ns/prov#
n176http://dbpedia.org/resource/Reset_(computing)
n55http://dbpedia.org/resource/File:TTL_flip-flop.
dbpedia-dehttp://de.dbpedia.org/resource/
n144http://dbpedia.org/resource/List_of_words_having_different_meanings_in_American_and_British_English_(A–L)
n82http://commons.wikimedia.org/wiki/Special:FilePath/True_single-phase_edge-triggered_flip-flop_with_reset.
n114http://ast.dbpedia.org/resource/
n86http://lv.dbpedia.org/resource/
n153http://dbpedia.org/resource/Template:N/
n159http://dbpedia.org/resource/F._W.
n42http://dbpedia.org/resource/File:R-S_mk2.
n146http://dbpedia.org/resource/Flipflop_(switch)
n75http://commons.wikimedia.org/wiki/Special:FilePath/TTL_flip-flop.
n72http://commons.wikimedia.org/wiki/Special:FilePath/SRLatch-lowres.
n97http://tg.dbpedia.org/resource/
n135http://dbpedia.org/resource/Digitally_reset_(electronics)
dbpedia-lmohttp://lmo.dbpedia.org/resource/
n92http://hi.dbpedia.org/resource/
dbpedia-cshttp://cs.dbpedia.org/resource/
dbpedia-hehttp://he.dbpedia.org/resource/
n142http://dbpedia.org/resource/Z3_(computer)
n65http://commons.wikimedia.org/wiki/Special:FilePath/RS-and-or-flip-flop.
n21http://dbpedia.org/resource/State_(computer_science)
n169http://dbpedia.org/resource/Flip-flop_(electronics)#
n127http://commons.wikimedia.org/wiki/Special:FilePath/D-Type_Flip-flop_Diagram.
n30http://dbpedia.org/resource/File:D-Type_Flip-flop_dual_Diagram.
n61http://dbpedia.org/resource/File:Transparent_Latch_Symbol.
n160http://dbpedia.org/resource/Latch_(electronic)
n53http://dbpedia.org/resource/File:T-Type_Flip-flop.
n106http://www.righto.com/2022/08/lumafield-flip-flop.
dcthttp://purl.org/dc/terms/
n164http://dbpedia.org/resource/Master/slave_(technology)
n148http://dbpedia.org/resource/Inverter_(logic_gate)
n17https://covidontheweb.inria.fr:4443/about/id/entity/http/dbpedia.org/class/yago/
n132http://bn.dbpedia.org/resource/ফ্লিপ-ফ্লপ_(ইলেক্ট্রনিক্স)
n177http://commons.wikimedia.org/wiki/Special:FilePath/Transistor_Bistable_interactive_animated-en.svg?width=
n38http://commons.wikimedia.org/wiki/Special:FilePath/Edge_triggered_D_flip_flop.
n79http://commons.wikimedia.org/wiki/Special:FilePath/T-Type_Flip-flop.
dbpedia-trhttp://tr.dbpedia.org/resource/
n50http://commons.wikimedia.org/wiki/Special:FilePath/FF_Tsetup_Thold_Toutput.
n41http://commons.wikimedia.org/wiki/Special:FilePath/EarleLatch-lowres.
n33http://dbpedia.org/resource/File:Inverted_SR_latch_symbol.
dbohttp://dbpedia.org/ontology/
n178http://dbpedia.org/resource/Dynamic_logic_(digital_electronics)
n68http://commons.wikimedia.org/wiki/Special:FilePath/Negative-edge_triggered_master_slave_D_flip-flop.
n165http://d-nb.info/gnd/
n25http://dbpedia.org/resource/File:4_Bit_Shift_Register_001.
owlhttp://www.w3.org/2002/07/owl#
n44http://dbpedia.org/resource/File:RS-and-or-flip-flop.
n172http://ar.dbpedia.org/resource/قلاب_(إلكترونيات)
dbpedia-kohttp://ko.dbpedia.org/resource/
n109http://si.dbpedia.org/resource/පිළි-පොළ(ඉලෙක්ට්‍රොනික්_විද්‍යාව)
n133http://dbpedia.org/resource/XYZ_(computer)
dbpedia-kkhttp://kk.dbpedia.org/resource/
n119http://commons.wikimedia.org/wiki/Special:FilePath/D-Type_Flip-flop.
n134http://yago-knowledge.org/resource/Flip-flop_(electronics)
dbpedia-fahttp://fa.dbpedia.org/resource/
n22http://teahlab.com/Multivibrators_FlipFlop/
dbpedia-slhttp://sl.dbpedia.org/resource/
n78http://commons.wikimedia.org/wiki/Special:FilePath/SVG_Earle_Latch.
dbthttp://dbpedia.org/resource/Template:
n166http://www.allaboutcircuits.com/vol_4/chpt_10/6.
dbpedia-pthttp://pt.dbpedia.org/resource/
n2http://dbpedia.org/resource/Flip-flop_(electronics)
dbpedia-jahttp://ja.dbpedia.org/resource/
n136http://dbpedia.org/resource/Digitally_set_(electronics)
n47http://dbpedia.org/resource/File:SR_(Clocked)_Flip-flop_Diagram.
n13http://fr.dbpedia.org/resource/Bascule_(circuit_logique)
n45http://commons.wikimedia.org/wiki/Special:FilePath/Gated_SR_flip-flop_Symbol.
wdhttp://www.wikidata.org/entity/
n52http://dbpedia.org/resource/File:SR_NOR_Latch_How_to_Work_Ver1_Dong-Gyu_Jang_20200309.
n174http://dbpedia.org/resource/Roger_D.
n76http://dbpedia.org/resource/Template:!
n141http://dbpedia.org/resource/De_Morgan'
n179http://purl.org/linguistics/gold/
n66http://commons.wikimedia.org/wiki/Special:FilePath/NAND_Gated_SR_Latch.
wdrshttp://www.w3.org/2007/05/powder-s#
n81http://commons.wikimedia.org/wiki/Special:FilePath/Transparent_Latch_Symbol.
dbpedia-skhttp://sk.dbpedia.org/resource/
xsdhhttp://www.w3.org/2001/XMLSchema#
n93http://dbpedia.org/resource/Digital_reset_(logic_state)
n121http://bs.dbpedia.org/resource/
n28http://dbpedia.org/resource/Ian_H.
n27http://dbpedia.org/resource/File:D-Type_Flip-flop_Diagram.
n59http://commons.wikimedia.org/wiki/Special:FilePath/JK_Flip-flop_(Simple)_Symbol.
n107http://no.dbpedia.org/resource/Flip-flop_(elektronikk)
n167http://dbpedia.org/resource/Arbiter_(electronics)
n71http://commons.wikimedia.org/wiki/Special:FilePath/SR_NOR_Latch_How_to_Work_Ver1_Dong-Gyu_Jang_20200309.
n49http://dbpedia.org/resource/File:SR_Flip-flop_Diagram.
n96http://ky.dbpedia.org/resource/
dbpedia-ruhttp://ru.dbpedia.org/resource/
n34http://dbpedia.org/resource/File:JK_Flip-flop_(Simple)_Symbol.
n149http://dbpedia.org/resource/IBM_System/
n118http://da.dbpedia.org/resource/Flip-flop_(digital_elektronik)
n137http://localhost:8890/about/id/entity/http/dbpedia.org/class/yago/
n130http://be.dbpedia.org/resource/Трыгер_(электроніка)
n143http://dbpedia.org/resource/SEAC_(computer)
n110http://dbpedia.org/resource/William_Eccles_(physicist)
n67http://dbpedia.org/resource/Hazard_(logic)
n24https://web.archive.org/web/20150408221630/http:/teahlab.com/Multivibrators_FlipFlop/
dbpedia-svhttp://sv.dbpedia.org/resource/
n171http://dbpedia.org/resource/FIFO_(computing_and_electronics)
dbpedia-mkhttp://mk.dbpedia.org/resource/
dbpedia-srhttp://sr.dbpedia.org/resource/
dbpedia-commonshttp://commons.dbpedia.org/resource/
n87http://mg.dbpedia.org/resource/
n175http://localhost:8890/about/id/entity/http/dbpedia.org/resource/
n37http://dbpedia.org/resource/File:NAND_Gated_SR_Latch.
n98http://simple.dbpedia.org/resource/Flip-flop_(electronics)
n43http://commons.wikimedia.org/wiki/Special:FilePath/GatedDLatch-lowres.
n40http://commons.wikimedia.org/wiki/Special:FilePath/D-type_Transparent_Latch_(NOR).
dbpedia-nlhttp://nl.dbpedia.org/resource/
n26http://dbpedia.org/resource/File:D-Type_Flip-flop.
n152http://dbpedia.org/resource/File:FF_Tsetup_Thold_Toutput.
n163http://dbpedia.org/resource/Heath_Robinson_(codebreaking_machine)
n124http://commons.wikimedia.org/wiki/Special:FilePath/D-Type_Transparent_Latch.
dbpedia-vihttp://vi.dbpedia.org/resource/
dbpedia-euhttp://eu.dbpedia.org/resource/
n123http://commons.wikimedia.org/wiki/Special:FilePath/D-Type_Flip-flop_dual_Diagram.
n20http://dbpedia.org/resource/Ivan_A.
n18https://covidontheweb.inria.fr:4443/about/id/entity/http/dbpedia.org/resource/
n161http://dbpedia.org/resource/Latch_(electronics)
n138http://en.wikipedia.org/wiki/Flip-flop_(electronics)
dbchttp://dbpedia.org/resource/Category:
Subject Item
n2:
rdf:type
yago:PhysicalEntity100001930 yago:Whole100003553 yago:System104377057 yago:Gate103427656 yago:WikicatDigitalCircuits yago:WikicatLogicGates dbo:BaseballLeague yago:Artifact100021939 owl:Thing yago:Instrumentality103575240 yago:WikicatDigitalSystems yago:WikicatOscillators yago:Generator103434285 yago:Oscillator103857430 yago:ElectronicDevice103277771 yago:ElectricalDevice103269401 yago:Circuit103033362 yago:ComputerCircuit103084420 yago:Device103183080 yago:Object100002684
rdfs:label
触发器 Vippa Biestable Δισταθής πολυδονητής Flip-flop Триггер 플립플롭 Flip-flop Bascule (circuit logique) Bistabilní klopný obvod Biestable قلاب (إلكترونيات) Тригер Flipflop フリップフロップ Flipflop Biegonkor Flip-flop (electronics) Przerzutnik Flip-flop
rdfs:comment
De flipflop of bistabiele multivibrator of 'geheugenelement met dubbele excitatie' is een digitale elektronische schakeling. Het element fungeert als een sluis voor data. De logische toestand van de uitgangen kan uitsluitend veranderen tijdens een actieve flank op de klokingang. Het element heet daarom ook wel 'flankgevoelig data-element'. Een flipflop heeft een klokingang C, een, twee of geen gegevensingangen (data-ingangen) en minimaal één uitgang. Een tweede uitgang is vaak het tegengestelde van de eerste. القلاب أو المرجاح (بالإنجليزية: flip-flop)‏ هو عنصر أساسي في دوائر المنطق التتابعي، يتأرجح القلاب بين حالتي استقرار حسب الدخل وحسب القيمة السابقة للخرج، بخلاف دوائر التي يعتمد فيها الخرج على القيم الحالية للدخل فقط،وبهذا يتصرف القلاب كذاكرة تحفط بت واحد من البيانات. تنقسم القلابات إلى نوعين، قلابات بسيطة، وقلابات ذات إشارة التزامن أو clocked flip-flops، (وتنقسم بدورها إلى متزامنة، غير متزامنة). رغم أن الاسم «قلاب» كان يشير لكلا النوعين إلا أنه يخصص حاليا للحديث عن الدوائر المتزامنة، في حين تعرف القلابات البسيطة باسم «المساكات». Триггер (триггерная система) — класс электронных устройств, обладающих способностью длительно находиться в одном из двух устойчивых состояний и чередовать их под воздействием внешних сигналов. Каждое состояние триггера легко распознаётся по значению выходного напряжения. По характеру действия триггеры относятся к импульсным устройствам — их активные элементы (транзисторы, лампы) работают в ключевом режиме, а смена состояний длится очень короткое время. Οι δισταθείς πολυδονητές (Αγγλ. flip-flop) είναι ακολουθιακά κυκλώματα, οι έξοδοι των οποίων ανταποκρίνονται στις εισόδους όταν εφαρμόζονται παλμοί συγχρονισμού που αποκαλούνται και παλμοί ρολογιού (Αγγλ. clock pulses). Οι δισταθείς πολυδονητές αποτελούν τις δομικές μονάδες για πιο πολύπλοκα ψηφιακά κυκλώματα όπως καταχωρητές, αλλά και κάποιες κατηγορίες μνήμης τυχαίας προσπέλασης (Αγγλ. RAM). Οι κύριοι τύποι δισταθών πολυδονητών είναι οι ακόλουθοι: * RS * D * JK * T フリップフロップ (flip-flop) は、1ビットの情報を保持する(記憶する)ことができる論理回路である。 Bistabilní klopný obvod (BKO, flip-flop, latch, případně bistabilní multivibrátor) je klopný obvod, který má dva stabilní stavy. Mezi těmito stavy lze přepínat pomocí signálů přivedených na vstupy. Tyto obvody se proto používají jako paměťové prvky. BKO mají mnoho variant a provedení. Nejznámější jsou: RS, JK, D a T. Przerzutnik (ang. flip-flop) – jest to układ sekwencyjny, którego sygnał na wyjściu może zależeć od stanu na jego wejściu lub od jego stanu wewnętrznego. Istnieją trzy rodzaje przerzutników: bistabilne, monostabilne (tzw. uniwibratory) oraz astabilne (tzw. multiwibratory). W układach cyfrowych najczęściej stosowane są przerzutniki bistabilne mogące być stosowane jako układy pamiętające. Grupa czterech lub ośmiu połączonych ze sobą przerzutników bistabilnych może tworzyć tzw. rejestr, zdolny do pamiętania jednego bajta informacji. 触发器(英語:Flip-flop, FF),中國大陆譯作「触发器」、臺灣及香港譯作「正反器」,是一种具有两种稳态的用于储存的元件,可記錄二进制数字信号「1」和「0」。触发器是一种雙穩態多諧振盪器(bistable multivibrator)。该电路可以通过一个或多个施加在控制输入端的信号来改变自身的状态,并会有1个或2个输出。触发器是构成时序逻辑电路以及各种复杂数字系统的基本逻辑单元。触发器和锁存器是在计算机、通讯和许多其他类型的系统中使用的的基本组成部分。 触发器的線路圖由逻辑门組合而成,其結構均由SR锁存器衍生而來(广义的触发器包括锁存器)。触发器可以处理輸入、輸出信號和時序脈波(CK)之间的相互影响。这里的触发器特指flip-flop,flip-flop一词主要是指具有两个状态相互翻转,例如编程语言中使用flip-flop buffer(翻译作双缓冲)。 Biegonkorra —ingelesez: ''flip-flop edo latch''— multibibratzaile bat da, perturbaziorik ezean 0 edo 1 egoera behar bezainbeste denboran mantentzeko gai dena. Ezaugarri hau dela eta, elementu elektroniko hau oso erabilia da elektronika digitalean. Egoera batetik besterako aldaketa, biegonkorrak dituen sarreren bidez egiten da eta sarrera hauen arabera, biegonkorrak bi taldetan sailka ditzakegu: Bestalde, biegonkorrek bi irteera izan ohi dituzte: irteera zuzena (Q) eta ezeztatua (Q’); eta hauek 0 edo 1 balioa izan dezakete, biegonkorraren egoeraren arabera. In electronics, a flip-flop or latch is a circuit that has two stable states and can be used to store state information – a bistable multivibrator. The circuit can be made to change state by signals applied to one or more control inputs and will have one or two outputs. It is the basic storage element in sequential logic. Flip-flops and latches are fundamental building blocks of digital electronics systems used in computers, communications, and many other types of systems. En electrónica, biestable, flip-flop o latch, es un circuito multivibrador, que tiene dos estados estables y puede almacenar energía. Se puede hacer que cambie de estado mediante señales aplicadas a una o más entradas de control y tiene una o dos salidas. Es el elemento de almacenamiento básico en lógica secuencial. Los circuitos biestables son componentes fundamentales de los sistemas electrónicos digitales como las memorias de las computadoras, dispositivos de comunicación digital y muchos otros tipos de sistemas. Три́гер (англ. trigger, flip-flop) — електронна логічна схема, яка має два стійкі стани, в яких може перебувати, доки не зміняться відповідним чином сигнали керування. Напруги і струми на виході тригера можуть змінюватися стрибкоподібно. Тригер це мультивібратор із двома стабільними станами. Un biestable o flip-flop (també anomenat bàscula), és un circuit electrònic multivibrador que pot romandre en un estat determinat o el contrari durant un temps indefinit fins que no rebi un impuls extern que l'obligui a canviar-lo, és a dir, no pot canviar per si mateix. És a dir, pot emmagatzemar un bit de memòria. Quan parlem de flip-flop normalment ens referim a un dispositiu no-transparent (amb rellotge), mentre que un dispositiu transparent, més simple, seria un . El pas d'un estat a un altre es realitza variant les seves entrades. Depenent del tipus d'entrades, els biestables es divideixen en: Em eletrônica e circuitos digitais, um flip-flop, multivibrador biestável, ou simplesmente biestável, é um circuito digital que pulsado é capaz de servir como uma memória de um bit. Um flip-flop tipicamente inclui zero, um ou dois sinais de entrada, um sinal de relógio, e um sinal de saída, apesar de muitos flip-flops comerciais proverem adicionalmente o complemento do sinal de saída. Alguns flip-flops também incluem um sinal da entrada clear, que limpa a saída atual. Como os flip-flops são implementados na forma de circuitos integrados, eles também necessitam de conexões de alimentação. A pulsação ou mudança no sinal de relógio faz com que o flip-flop mude ou retenha seu sinal de saída, baseado nos valores dos sinais de entrada e na equação característica do flip-flop. Il flip-flop è un circuito sequenziale, utilizzato per esempio come dispositivo di memoria elementare. Il nome deriva dal rumore che facevano i primi circuiti elettronici di questo tipo, costruiti con dei relè che realizzavano il cambiamento di stato. Pada elektronik, flip-flop atau latch merupakan sirkuit elektronik yang memiliki dua arus stabil dan dapat digunakan untuk menyimpan informasi. Sebuah flip-flop merupakan multivibrator-dwistabil. Sirkuit dapat dibuat untuk mengubah arus dengan sinyal yang dimasukkan pada satu atau lebih input kontrol dan akan memiliki satu atau dua output. Ini merupakan elemen penyimpanan dasar pada . Flip-flop dan latch merupakan bangunan penting dalam sistem elektronik digital yang digunakan pada komputer, komunikasi dan tipe lain dari sistem. Ein Flipflop (auch Flip-Flop), oft auch bistabile Kippstufe oder bistabiles Kippglied genannt, ist eine elektronische Schaltung, die zwei stabile Zustände des Ausgangssignals besitzt. Dabei hängt der aktuelle Zustand nicht nur von den gegenwärtig vorhandenen Eingangssignalen ab, sondern außerdem vom Zustand, der vor dem betrachteten Zeitpunkt bestanden hat. Eine Abhängigkeit von der Zeit besteht nicht, sondern nur von Ereignissen. Une bascule est un circuit logique capable, dans certaines circonstances, de maintenir les valeurs de ses sorties malgré les changements de valeurs d'entrées, c'est-à-dire comportant un état « mémoire ». Il s'agit de l'élément qui permet le passage de la logique combinatoire à la logique séquentielle. On distingue deux catégories principales de bascules dans un système séquentiel : les bascules asynchrones et les bascules synchrones. La différence entre ces deux types de bascules est que les bascules synchrones possèdent une entrée Horloge ce qui n'est pas le cas pour les bascules asynchrones. 플립플롭 또는 래치(영어: flip-flop 또는 latch)는 전자공학에서 1 비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전상태를 계속 유지하여 저장한다. 디지털 공학에서 입력을 출력에 반영하는 시점을 클럭 신호의 순간 엣지에서 반영하는 플립플롭과, 입력에 따라 항상 반영되는 래치로 구분된다. 필요한 플립플롭의 클럭 신호는 수정 발진기 등을 이용하여 생성한다. 복잡한 회로는 많은 플립플롭이 같은 클럭신호를 사용하므로 전용의 클럭 배선이 필요한 경우도 있다. 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 없어도 되므로 래치의 논리회로가 간단하다. 디지털 시스템 설계에서의 회로를 구성할 때, 조합논리와 결합하여 순차회로의 기능을 구현하는 중요한 요소이다. 마이크로프로세서와 같은 디지털 로직을 사용하는 많은 전자회로에 사용한다. 시계의 카운터회로나 기타 복잡한 디지털 회로에는 필수적 요소이다. En vippa är ett digitalt byggelement som innehåller en återkoppling som gör att kopplingen kan inta två stabila lägen och kan därför användas som register och . Det finns också astabila vippor, som växlar mellan de två lägena med en viss frekvens, och monostabila vippor, där det ena läget är stabilt endast under en begränsad tid. Ett exempel på det senare är minnescellerna i ett dynamiskt RAM. För att göra ett asynkront nät synkront, krävs minne, vilket kan realiseras med exempelvis vippor.
owl:sameAs
n13: dbpedia-pt:Flip-flop dbpedia-eu:Biegonkor dbpedia-id:Flip-flop dbpedia-ko:플립플롭 dbpedia-cs:Bistabilní_klopný_obvod dbpedia-el:Δισταθής_πολυδονητής dbpedia-zh:触发器 dbpedia-it:Flip-flop dbpedia-lmo:Circuit_bistabil n86:Trigeris n87:Flip-flop dbpedia-mk:Бистабилно_коло n91:mwbE n92:फ्लिप-फ्लॉप dbpedia-hr:Bistabil dbpedia-kk:Триггер n96:Триггер n97:Триггер n98: dbpedia-th:ฟลิปฟล็อป dbpedia-sk:Preklápací_obvod dbpedia-tr:Flip_flop dbpedia-sl:Bistabilni_multivibrator dbpedia-vi:Flip-flop dbpedia-sr:Бистабилно_коло n105:ഫ്ലിപ്-ഫ്ലോപ് n107: dbpedia-ro:Bistabil n109: dbpedia-uk:Тригер n112: dbpedia-et:Triger n114:Biestable dbpedia-sv:Vippa n116: n118: dbpedia-commons:Flip-flops n121:Flip-flop dbpedia-ca:Biestable dbpedia-fa:فلیپ‌فلاپ dbpedia-he:פליפ_פלופ dbpedia-az:Triqqer n130: n131: n132: n134: dbpedia-nl:Flipflop dbpedia-pl:Przerzutnik dbpedia-ru:Триггер dbpedia-es:Biestable dbpedia-de:Flipflop n158:033pk n2: n165:4135907-0 dbpedia-ja:フリップフロップ wd:Q183406 n172:
foaf:topic
n6: dbr:TFF dbr:Algorithmic_state_machine dbr:List_of_Christians_in_science_and_technology n11: dbr:DFF dbr:Television_Interface_Adaptor dbr:Sequential_logic dbr:List_of_7400-series_integrated_circuits dbr:List_of_4000-series_integrated_circuits dbr:RISC-V dbr:7400-series_integrated_circuits dbr:Geoffrey_Dummer dbr:List_of_Russian_electrical_engineers dbr:List_of_English_inventions_and_discoveries dbr:Transparent_latch dbr:D_latch dbr:Hold_time dbr:Logic_block dbr:Edge-triggered_flip-flop dbr:Jay_Last dbr:Digital_signal dbr:Thyratron n20:_Getting dbr:Verilog dbr:Serial_binary_adder dbr:Number_One_Electronic_Switching_System n21: dbr:Delay-line_memory dbr:JK_flip-flop dbr:JK_bistable dbr:JK_flip_flops dbr:SystemVerilog dbr:JK_flip-flops dbr:JK_flip_flop dbr:Static_timing_analysis dbr:Excitation_table dbr:Analytical_Engine dbr:6SN7 dbr:Three-state_logic dbr:Clock_gating dbr:Sr_flipflop dbr:Robot_Odyssey dbr:Sr_latch dbr:Earle_latch n23: dbr:Sr_flip-flop dbr:FF dbr:Explorer_18 dbr:Vacuum-tube_computer dbr:National_Semiconductor_PACE dbr:Random-access_memory dbr:Gate_array n28:_White dbr:Index_of_electronics_articles dbr:VHDL dbr:Glossary_of_power_electronics dbr:Lowrey_organ dbr:Radiation_hardening dbr:D_flip-flop dbr:Polarity_hold_latch dbr:D_flip-flops dbr:D_flip-flip dbr:D_flipflop dbr:D_flip_flop dbr:D_flip_flops n67: dbr:Ground_bounce dbr:Propositional_formula dbr:Clock_signal n85: dbr:Flip-flop_element n88: n89: n93: dbr:History_of_computing_hardware dbr:Ternary_computer dbr:Flip-flop-flap dbr:Flip-flop dbr:List_of_Mullard–Philips_vacuum_tubes n110: dbr:Transistor_count dbr:Computer_engineering_compendium dbr:Computer_module dbr:SR_Flip_Flop n133: dbr:D_Latch dbr:Distributed_operating_system dbr:Whirlwind_I dbr:555_timer_IC dbr:Quantum_register dbr:CMOS dbr:J-k_ff dbr:Bendix_G-15 dbr:Glitch dbr:List_of_vacuum_tubes dbr:Signal_edge dbr:Transistor–transistor_logic n135: n136: dbr:DRTE_Computer dbr:Macrocell_array dbr:Phase-locked_loop dbr:Quartz_clock dbr:Sample_and_hold dbr:Branch_predictor dbr:Metastability dbr:And-inverter_graph dbr:Ring_counter dbr:Moore_machine dbr:Computer_memory dbr:List_of_pioneers_in_computer_science dbr:MESM dbr:Synchronous_circuit dbr:Octave_effect dbr:Bit_array n142: dbr:Design_for_testing n143: dbr:Soviet_integrated_circuit_designation n144: dbr:Semigroup_with_three_elements dbr:PDP-8 dbr:Gated_latch dbr:Negative_resistance dbr:SR_latch dbr:SR_flip_flops dbr:Frequency_synthesizer dbr:Scan_chain dbr:SR_latches dbr:KW-37 dbr:Gated_D_latch n146: n147: dbr:Dynamic_random-access_memory dbr:Multivibrator dbr:Low_Power_Flip-Flop_Techniques dbr:Shift_register dbr:R-S_latch dbr:Incremental_encoder dbr:MOS_Technology_6522 dbr:Runt_pulse dbr:Thermistor dbr:Trigger dbr:Self-reference dbr:Electronic_circuit dbr:Neuroscience_of_sleep dbr:Jk_ff dbr:Jk_flipflop dbr:Contamination_delay dbr:Counts_per_minute dbr:SR_Latch dbr:SR_Latches dbr:Timeline_of_computing_hardware_before_1950 dbr:SR_flip-flop_circuit dbr:SR_flip-flops dbr:Survey_meter dbr:SR_flip-flop dbr:Clock_skew dbr:Hardware_description_language dbr:Flip_flop_circuit n155: dbr:Static_random-access_memory dbr:Non-volatile_random-access_memory dbr:Phase_detector dbr:ENIAC dbr:Circuit_underutilization n156:t-care_term dbr:John_Mauchly dbr:IBM_1401 dbr:IBM_1620 dbr:Programmable_Array_Logic dbr:Fluidics n159:_Jordan dbr:Technological_studies dbr:Field-programmable_gate_array dbr:Classic_RISC_pipeline n160: dbr:Sensory_nervous_system n161: n162: dbr:Educational_toy dbr:Hardware_register n138: dbr:Positive_feedback n163: dbr:Frequency_divider dbr:Delta-sigma_modulation dbr:Setup_time dbr:PDP-1 dbr:Data_storage dbr:Functional_differential_equation dbr:Data_General_Nova dbr:Binary_data dbr:Setup_Time n164: dbr:Krohn–Rhodes_theory dbr:Radix_economy dbr:Seven-segment_display dbr:Bistable_flip-flop dbr:Brastel_Telecom dbr:Bistable_circuit dbr:RS_latch dbr:Lambda_diode dbr:Williams_tube dbr:TH n167: dbr:Piezo_switch dbr:Electronic_Arrays_9002 dbr:Neon_lamp dbr:Pulse_transition_detector dbr:Set-Reset_flip-flops dbr:Set-Reset_flip_flop dbr:Set-Reset_flip-flop dbr:Set-Reset_latches dbr:Set-Reset_flip_flops dbr:Set-Reset_latch dbr:Semiconductor_ring_laser n169:this n171: dbr:Logic_gate dbr:Computer_architecture dbr:Register-transfer_level dbr:List_of_British_innovations_and_discoveries dbr:DDP-24 dbr:Semiconductor_memory dbr:T_flip-flop dbr:T_flip-flops dbr:Schmitt_trigger dbr:T_flipflop dbr:T_flip_flop dbr:T_flip_flops dbr:Ferranti_Argus dbr:Time-to-digital_converter dbr:One-hot n173: dbr:Thyristor n174:_Kornberg dbr:Espresso_heuristic_logic_minimizer dbr:Electronics dbr:JKFF dbr:Operand_forwarding n176: dbr:Clock_domain_crossing dbr:Finite-state_machine dbr:Digi-Comp_I dbr:Digi-Comp_II dbr:Gajski–Kuhn_chart dbr:Bistability dbr:Digital_electronics dbr:Ferranti_F100-L dbr:NORBIT dbr:Electronic_symbol dbr:Integrated_circuit dbr:Magnetoresistive_RAM dbr:Feedback
foaf:depiction
n35:png n38:svg n40:svg n41:gif n43:gif n45:svg n48:svg n50:svg n51:svg n54:svg n56:png n59:svg n62:gif n65:png n66:png n68:svg n69:svg n71:png n72:gif n74:svg n75:svg n77:svg n78:svg n79:svg n81:svg n82:svg n117:svg n119:svg n123:svg n124:svg n127:svg n129:svg
wdrs:describedby
n17:ElectricalDevice103269401 n18:Propagation_delay n18:Logic_gate n18:Computer n137:Device103183080 n18:Equation n18:Clock_signal n18:Signal n18:Circuit n17:WikicatDigitalCircuits n175:Propagation_delay
dct:subject
dbc:Digital_systems dbc:Computer-related_introductions_in_1918 dbc:Computer_memory dbc:Digital_electronics dbc:Logic_gates dbc:Electronic_engineering
dbo:wikiPageID
32186638
dbo:wikiPageRevisionID
1123506666
dbo:wikiPageWikiLink
dbr:List_of_7400-series_integrated_circuits dbc:Digital_systems dbr:Pulse_transition_detector dbc:Computer-related_introductions_in_1918 dbr:Clock_signal n6: dbr:Excitation_table dbr:Ternary_logic dbr:UCLA dbr:Integrated_circuit dbr:Two-phase_clock dbr:AND_gate dbr:XOR_gate dbr:Metastability_in_electronics dbr:Race_condition n25:svg n26:svg n27:svg n29:svg n30:svg n31:png n32:svg n33:png n34:svg n36:svg dbr:Sequential_logic n37:png n39:svg n42:gif n44:png n46:gif n47:svg n49:svg n52:png n53:svg n55:svg n58:svg n61:svg n64:svg dbr:Multi-valued_logic dbr:Vacuum_tube dbr:Propagation_delay dbr:Colossus_computer dbc:Computer_memory dbr:Signal_edge dbr:Pass_transistor_logic dbr:Field_effect_transistor dbr:Feedback n110: dbr:Equation dbr:Latching_relay dbr:Finite-state_machine dbr:Schmitt_trigger dbr:Zero-order_hold dbr:Signal dbr:Gated_D_latch dbr:Positive_feedback dbr:Bistable_multivibrator dbr:Computer n141:s_laws dbr:Digital_electronics dbr:Bit n148: dbr:Electronic_circuit dbr:Synchronous_system n149:360_Model_91 dbr:Programmable_logic_controller n152:svg dbr:NAND_gate dbc:Digital_electronics dbr:Multivibrator dbr:Analog_delay_line dbr:Sample_and_hold n21: dbr:OR_gate dbc:Logic_gates dbr:Synchronous dbr:7400_series dbr:State_transition_table dbr:Hughes_Aircraft dbr:Logic_gate dbr:Truth_table n159:_Jordan dbr:Bipolar_transistor dbr:Electronics dbr:NOR_gate n156:t_care dbc:Electronic_engineering dbr:Static_random-access_memory dbr:Jet_Propulsion_Laboratory dbr:One-hot dbr:Shift_register n178: dbr:Shift_registers
dbo:wikiPageExternalLink
n22: n24: n106:html n166:html
foaf:isPrimaryTopicOf
n138:
prov:wasDerivedFrom
n140:0
n179:hypernym
dbr:Circuit
dbo:abstract
Biegonkorra —ingelesez: ''flip-flop edo latch''— multibibratzaile bat da, perturbaziorik ezean 0 edo 1 egoera behar bezainbeste denboran mantentzeko gai dena. Ezaugarri hau dela eta, elementu elektroniko hau oso erabilia da elektronika digitalean. Egoera batetik besterako aldaketa, biegonkorrak dituen sarreren bidez egiten da eta sarrera hauen arabera, biegonkorrak bi taldetan sailka ditzakegu: * Asinkronoak: soilik dituzten biegonkorrak dira eta hauen egoera, kitzikapen-sarreraren bat aldatzean eguneratzen da. * Sinkronoak: kitzikapen-sarrerez gain, denborazko kontrol-sarrera bat (erlojua deiturikoa) duten biegonkorrak dira eta hauen egoera, denborazko kontrol-seinaleak adierazten duenean eguneratzen da. Bestalde, biegonkorrek bi irteera izan ohi dituzte: irteera zuzena (Q) eta ezeztatua (Q’); eta hauek 0 edo 1 balioa izan dezakete, biegonkorraren egoeraren arabera. Pada elektronik, flip-flop atau latch merupakan sirkuit elektronik yang memiliki dua arus stabil dan dapat digunakan untuk menyimpan informasi. Sebuah flip-flop merupakan multivibrator-dwistabil. Sirkuit dapat dibuat untuk mengubah arus dengan sinyal yang dimasukkan pada satu atau lebih input kontrol dan akan memiliki satu atau dua output. Ini merupakan elemen penyimpanan dasar pada . Flip-flop dan latch merupakan bangunan penting dalam sistem elektronik digital yang digunakan pada komputer, komunikasi dan tipe lain dari sistem. Flip-flop dan latch digunakan sebagai elemen penyimpan data, seperti penyimpan data yang dapat digunakan untuk menyimpan memori, seperti sirkuit yang dijelaskan pada logika sekuensial. Ketika menggunakan read-only memory, output dan keadaan selanjutnya tidak hanya bergantung pada input awalnya saja, tetapi pula pada keadaan yang sekarang. Flip-flops juga dapat digunakan untuk menghitung detak, dan untuk mengsinkronisasikan input signal waktu variable untuk beberapa signal waktu yang direferensi. Flip-flop dapat digunakan secara sederhana yaitu dengan menggunakan ; sedangkan yang paling sederhana dinamakan latch. Kata "latch" lebih biasa digunakan untuk menyimpan data yang ada, sementara clocked devices dapat dikategorikan sebagai flip flop. Flip-flop dan latch digunakan sebagai elemen penyimpanan data. Penyimpanan data ini digunakan untuk menyimpan state (keadaan) pada ilmu komputer, dan sirkuit ini merupakan . Saat digunakan di mesin finite-state, hasil keluaran dan state selanjutnya bergantung bukan hanya kepada keadaannya saat ini, tetapi juga kepada state saat ini (dan, karena itu, masukan sebelumnya). Sirkuit juga dapat digunakan untuk menghitung bunyi teratur dan sinkronisasi sinyal. 플립플롭 또는 래치(영어: flip-flop 또는 latch)는 전자공학에서 1 비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전상태를 계속 유지하여 저장한다. 디지털 공학에서 입력을 출력에 반영하는 시점을 클럭 신호의 순간 엣지에서 반영하는 플립플롭과, 입력에 따라 항상 반영되는 래치로 구분된다. 필요한 플립플롭의 클럭 신호는 수정 발진기 등을 이용하여 생성한다. 복잡한 회로는 많은 플립플롭이 같은 클럭신호를 사용하므로 전용의 클럭 배선이 필요한 경우도 있다. 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 없어도 되므로 래치의 논리회로가 간단하다. 디지털 시스템 설계에서의 회로를 구성할 때, 조합논리와 결합하여 순차회로의 기능을 구현하는 중요한 요소이다. 마이크로프로세서와 같은 디지털 로직을 사용하는 많은 전자회로에 사용한다. 시계의 카운터회로나 기타 복잡한 디지털 회로에는 필수적 요소이다. 조합 회로를 단순하게 조합 논리 기능을 실현하는 회로가 아니고, 지연된 하나의 출력을 피드백하여 입력에 넣으므로써 정보를 보관, 유지하는데 사용하는 특징이 있다. 조합 회로에서 일반적으로 출력의 반대 논리인 음의 성질로 여겨지는 출력 신호의 지연을 피드백, 루프의 입력 신호에 사용하도록 구성하는 것이 흥미롭다. 플립플롭과 래치는 구조상 휘발성이다. 즉 정보는 전원이 있을 때만 보관, 유지되며 전원이 차단되면 정보는 사라진다. 처음 전원이 인가되면 입력이 인가되지 않은 상태에서 Q의 출력 상태가 결정되어야 한다. 이것은 되먹임 회로에서 출력과 입력간의 레이스 조건에 의해 임의로 결정된다. 회로 설계자 입장에서는 초기 Q의 상태를 예측할 수가 없다. 따라서 초기의 상태를 결정하기 위해 입력 신호 외에 별도의 비동기 신호인 SET(Q을 H로)과 RESET(Q을 L로) 신호를 추가하는 경우도 있다. 이 경우 플립플럽은 비동기로 Q의 신호가 결정되고 이 신호가 액티브 되면 클럭과 입력은 무시되는 최우선 신호이다. S-R 래치 기능과 유사하다. 디지털 회로에서 각종 카운터나 상태제어 등에 필요한 요소이다. 이전의 상태를 계속 유지하는 상황이 되면 플립플롭 또는 래치를 사용한다. 플립플럽은 클럭 신호가 필요하며, 클럭의 순간적인 상태변화(엣지) 시점에서 입력이 출력에 반영된다. 여러개의 플립플럽으로 회로를 구성할 경우, 각 플립플럽의 클럭입력을 같은 클럭신호를 사용하여 같은 시간에 변화하는 것을 동기 회로라 한다. 경우에 따라 각 플립플럽의 클럭이 따로 입력하는 비동기 회로도 있고, 공통 클럭 뿐만 아니라 다른 출력을 클럭으로 사용하기도 한다. 컴퓨터의 주기억장치나 CPU 캐시, 레지스터를 이루는 기본 회로 가운데 하나이다. 그 구조는 계전기 (릴레이)를 이용한 자기 보관유지 회로 (셀프홀드 회로)에도 비슷하게 사용되고 있다. 플립플롭으로 플립플롭은 내부가 논리 회로로 구성되어 있기 때문에 논리 회로에 준하는 빠른 동작속도를 얻을 수 있다. 예를 들어 컴퓨터의 기억장치를 구성하는 회로에서 주로 사용되는 방식인 디램 (DRAM)의 기억 소자와 비교했을 때 기억내용의 변경에서 축전기 (캐패시터라고도 함) 충전/방전을 기다릴 필요가 없고 기억내용의 읽기에서 내용에 영향을 주지 않아서 비파괴 읽기이며 정기적인 리프레시 동작도 필요하지 않는다. 반면에 1 비트의 회로가 복잡하기 때문에 대규모가 되면 1 비트당 비용이 비싸지는 경향이 있다. 이러한 성질때문에 최근에는 플립플롭을 CPU 캐시나 중앙 처리 장치의 레지스터같은 비교적 소용량으로 고속성이 요구되는 곳에 사용하고 주기억에는 주로 디램을 이용하는 것처럼 기억 계층을 구성해서 다른 회로방식의 기억장치와 조합한 형태로 사용되는 것이 많다. Il flip-flop è un circuito sequenziale, utilizzato per esempio come dispositivo di memoria elementare. Il nome deriva dal rumore che facevano i primi circuiti elettronici di questo tipo, costruiti con dei relè che realizzavano il cambiamento di stato. Possono essere utilizzati anche come circuito anti-rimbalzo per i contatti di un pulsante, un interruttore o un relè, indispensabili per esempio nelle funzioni di START e STOP nei cronometri digitali: infatti, la chiusura dei contatti elettrici può non avvenire in modo definitivo, ma dopo una serie di rimbalzi, i quali generano altrettanti impulsi, che, interpretati erroneamente dal circuito logico, porterebbero ad errori di funzionamento. L'uso di un flip flop, di solito SR, il quale commuta la sua uscita al primo impulso e ignora i successivi, risolve il problema. Le tabelle di verità possono essere ricavate dalle equazioni caratteristiche. Ein Flipflop (auch Flip-Flop), oft auch bistabile Kippstufe oder bistabiles Kippglied genannt, ist eine elektronische Schaltung, die zwei stabile Zustände des Ausgangssignals besitzt. Dabei hängt der aktuelle Zustand nicht nur von den gegenwärtig vorhandenen Eingangssignalen ab, sondern außerdem vom Zustand, der vor dem betrachteten Zeitpunkt bestanden hat. Eine Abhängigkeit von der Zeit besteht nicht, sondern nur von Ereignissen. Durch die Bistabilität kann die Kippstufe eine Datenmenge von einem Bit über eine unbegrenzte Zeit speichern. Dazu muss, anders als bei nichtflüchtigen Datenspeichern, jedoch die Spannungsversorgung dauernd gewährleistet sein. Das Flipflop ist als Grundbaustein der sequentiellen Schaltungen ein unverzichtbares Bauelement der Digitaltechnik und damit fundamentaler Bestandteil vieler elektronischer Schaltungen von der Quarzuhr bis zum Mikroprozessor. Insbesondere ist es als elementarer Ein-Bit-Speicher das Grundelement der statischen Speicherbausteine für Computer. Un biestable o flip-flop (també anomenat bàscula), és un circuit electrònic multivibrador que pot romandre en un estat determinat o el contrari durant un temps indefinit fins que no rebi un impuls extern que l'obligui a canviar-lo, és a dir, no pot canviar per si mateix. És a dir, pot emmagatzemar un bit de memòria. Quan parlem de flip-flop normalment ens referim a un dispositiu no-transparent (amb rellotge), mentre que un dispositiu transparent, més simple, seria un . El pas d'un estat a un altre es realitza variant les seves entrades. Depenent del tipus d'entrades, els biestables es divideixen en: * Asíncrons: només tenen entrades de control. El més emprat és el biestable RS. * Síncrons: a més de les entrades de control, té una entrada de sincronisme o de rellotge. Si les entrades de control depenen de la de sincronisme, es denominen síncrones i en cas contrari asíncrones. En general, les entrades de control asíncrones prevalen sobre les síncrones. Si les entrades de control depenen de la de sincronisme es denominen síncrones i en cas contrari asíncrones. En general, les entrades de control asíncrones prevalen sobre les síncrones. L'entrada de sincronisme pot ser activada per nivell (alt o baix) o per (de pujada o de baixada). Dins dels biestables síncrons activats per nivell estan els tipus RS i D, i dins dels actius per flancs els tipus JK, T i D. Els biestables síncrons actius per flanc (flip-flop) es van crear per eliminar les deficiències dels (biestables asíncrons o sincronitzats per nivell). Bistabilní klopný obvod (BKO, flip-flop, latch, případně bistabilní multivibrátor) je klopný obvod, který má dva stabilní stavy. Mezi těmito stavy lze přepínat pomocí signálů přivedených na vstupy. Tyto obvody se proto používají jako paměťové prvky. BKO mají mnoho variant a provedení. Nejznámější jsou: RS, JK, D a T. Em eletrônica e circuitos digitais, um flip-flop, multivibrador biestável, ou simplesmente biestável, é um circuito digital que pulsado é capaz de servir como uma memória de um bit. Um flip-flop tipicamente inclui zero, um ou dois sinais de entrada, um sinal de relógio, e um sinal de saída, apesar de muitos flip-flops comerciais proverem adicionalmente o complemento do sinal de saída. Alguns flip-flops também incluem um sinal da entrada clear, que limpa a saída atual. Como os flip-flops são implementados na forma de circuitos integrados, eles também necessitam de conexões de alimentação. A pulsação ou mudança no sinal de relógio faz com que o flip-flop mude ou retenha seu sinal de saída, baseado nos valores dos sinais de entrada e na equação característica do flip-flop. De forma simplificada a representar de um circuito flip-flop como um bloco obtendo 2 saídas: Q1 e Q2, entrada para as variáveis e uma entrada de controle (Clock). A saída Q1 será a principal do bloco. Este sistema é composto por basicamente dois estados de saída. Podendo assumir um destes estados sendo necessário que haja uma combinação das variáveis e do pulso de controle (Clock). Alternando seu valor por pulsos de clock, permanece neste estado até a chegada de um novo pulso de clock e, então, de acordo com as variáveis de entrada, alternará ou não de estado anterior. Quatro tipos de flip-flops possuem 8 aplicações comuns em sistemas de clock não-sequencial: flip-flop T ("toggle"), flip-flop S-R ("set-reset"), flip-flop J-K e o flip-flop D ("data").O comportamento de um flip-flop é descrito por sua equação característica, que prevê a "próxima" (após o próximo pulso de clock) saída, , em termos dos sinais de entrada e/ou da saída atual, . Три́гер (англ. trigger, flip-flop) — електронна логічна схема, яка має два стійкі стани, в яких може перебувати, доки не зміняться відповідним чином сигнали керування. Напруги і струми на виході тригера можуть змінюватися стрибкоподібно. Тригер це мультивібратор із двома стабільними станами. En vippa är ett digitalt byggelement som innehåller en återkoppling som gör att kopplingen kan inta två stabila lägen och kan därför användas som register och . Det finns också astabila vippor, som växlar mellan de två lägena med en viss frekvens, och monostabila vippor, där det ena läget är stabilt endast under en begränsad tid. Ett exempel på det senare är minnescellerna i ett dynamiskt RAM. För att göra ett asynkront nät synkront, krävs minne, vilket kan realiseras med exempelvis vippor. 触发器(英語:Flip-flop, FF),中國大陆譯作「触发器」、臺灣及香港譯作「正反器」,是一种具有两种稳态的用于储存的元件,可記錄二进制数字信号「1」和「0」。触发器是一种雙穩態多諧振盪器(bistable multivibrator)。该电路可以通过一个或多个施加在控制输入端的信号来改变自身的状态,并会有1个或2个输出。触发器是构成时序逻辑电路以及各种复杂数字系统的基本逻辑单元。触发器和锁存器是在计算机、通讯和许多其他类型的系统中使用的的基本组成部分。 触发器的線路圖由逻辑门組合而成,其結構均由SR锁存器衍生而來(广义的触发器包括锁存器)。触发器可以处理輸入、輸出信號和時序脈波(CK)之间的相互影响。这里的触发器特指flip-flop,flip-flop一词主要是指具有两个状态相互翻转,例如编程语言中使用flip-flop buffer(翻译作双缓冲)。 フリップフロップ (flip-flop) は、1ビットの情報を保持する(記憶する)ことができる論理回路である。 Przerzutnik (ang. flip-flop) – jest to układ sekwencyjny, którego sygnał na wyjściu może zależeć od stanu na jego wejściu lub od jego stanu wewnętrznego. Istnieją trzy rodzaje przerzutników: bistabilne, monostabilne (tzw. uniwibratory) oraz astabilne (tzw. multiwibratory). W układach cyfrowych najczęściej stosowane są przerzutniki bistabilne mogące być stosowane jako układy pamiętające. Grupa czterech lub ośmiu połączonych ze sobą przerzutników bistabilnych może tworzyć tzw. rejestr, zdolny do pamiętania jednego bajta informacji. En electrónica, biestable, flip-flop o latch, es un circuito multivibrador, que tiene dos estados estables y puede almacenar energía. Se puede hacer que cambie de estado mediante señales aplicadas a una o más entradas de control y tiene una o dos salidas. Es el elemento de almacenamiento básico en lógica secuencial. Los circuitos biestables son componentes fundamentales de los sistemas electrónicos digitales como las memorias de las computadoras, dispositivos de comunicación digital y muchos otros tipos de sistemas. Los circuitos biestables tienen la capacidad de permanecer en uno de dos estados posibles durante un tiempo indefinido en ausencia de perturbaciones.​ El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen en: * Asíncronos: solamente tienen entradas de control. El más empleado es el biestable RS. * Síncronos: además de las entradas de control posee una entrada de sincronismo o de reloj. Si las entradas de control dependen de la de sincronismo se denominan síncronas y en caso contrario asíncronas. Por lo general, las entradas de control asíncronas prevalecen sobre las síncronas. La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de bajada). Dentro de los biestables síncronos activados por nivel están los tipos RS y D, y dentro de los activos por flancos los tipos JK, T y D. Los biestables síncronos activos por flanco (flip-flop) se crearon para eliminar las deficiencias de los latches (biestables asíncronos o sincronizados por nivel). القلاب أو المرجاح (بالإنجليزية: flip-flop)‏ هو عنصر أساسي في دوائر المنطق التتابعي، يتأرجح القلاب بين حالتي استقرار حسب الدخل وحسب القيمة السابقة للخرج، بخلاف دوائر التي يعتمد فيها الخرج على القيم الحالية للدخل فقط،وبهذا يتصرف القلاب كذاكرة تحفط بت واحد من البيانات. تنقسم القلابات إلى نوعين، قلابات بسيطة، وقلابات ذات إشارة التزامن أو clocked flip-flops، (وتنقسم بدورها إلى متزامنة، غير متزامنة). رغم أن الاسم «قلاب» كان يشير لكلا النوعين إلا أنه يخصص حاليا للحديث عن الدوائر المتزامنة، في حين تعرف القلابات البسيطة باسم «المساكات». De flipflop of bistabiele multivibrator of 'geheugenelement met dubbele excitatie' is een digitale elektronische schakeling. Het element fungeert als een sluis voor data. De logische toestand van de uitgangen kan uitsluitend veranderen tijdens een actieve flank op de klokingang. Het element heet daarom ook wel 'flankgevoelig data-element'. De schakeling bestaat uit twee na elkaar geschakelde transparante latches ofwel elementen met enkele excitatie. Hiervan zijn de stuuringangen zodanig gekoppeld, dat steeds een van de elementen dicht is; tijdens een flank zijn beide kortstondig dicht. De term dubbele excitatie verwijst naar de twee toestanden die het element hierbij na elkaar doorloopt. De gecombineerde stuuringangen heten samen de klokingang. Het eerste element wordt wel 'meester' genoemd, de tweede 'slaaf'. De flipflop heet daarom ook wel 'meester-slaaf-element'. Een flipflop heeft een klokingang C, een, twee of geen gegevensingangen (data-ingangen) en minimaal één uitgang. Een tweede uitgang is vaak het tegengestelde van de eerste. Οι δισταθείς πολυδονητές (Αγγλ. flip-flop) είναι ακολουθιακά κυκλώματα, οι έξοδοι των οποίων ανταποκρίνονται στις εισόδους όταν εφαρμόζονται παλμοί συγχρονισμού που αποκαλούνται και παλμοί ρολογιού (Αγγλ. clock pulses). Οι δισταθείς πολυδονητές αποτελούν τις δομικές μονάδες για πιο πολύπλοκα ψηφιακά κυκλώματα όπως καταχωρητές, αλλά και κάποιες κατηγορίες μνήμης τυχαίας προσπέλασης (Αγγλ. RAM). Οι κύριοι τύποι δισταθών πολυδονητών είναι οι ακόλουθοι: * RS * D * JK * T Триггер (триггерная система) — класс электронных устройств, обладающих способностью длительно находиться в одном из двух устойчивых состояний и чередовать их под воздействием внешних сигналов. Каждое состояние триггера легко распознаётся по значению выходного напряжения. По характеру действия триггеры относятся к импульсным устройствам — их активные элементы (транзисторы, лампы) работают в ключевом режиме, а смена состояний длится очень короткое время. Отличительной особенностью триггера как функционального устройства является свойство запоминания двоичной информации. Под памятью триггера подразумевают способность оставаться в одном из двух состояний и после прекращения действия переключающего сигнала. Приняв одно из состояний за «1», а другое за «0», можно считать, что триггер хранит (помнит) один разряд числа, записанного в двоичном коде. При включении питания триггер непредсказуемо принимает (с равной или неравной вероятностью) одно из двух состояний. Это приводит к необходимости выполнять первоначальную установку триггера в требуемое исходное состояние, то есть подавать сигнал сброса на асинхронные входы триггеров, счётчиков, регистров, и т. д. (например, с помощью RC-цепочки), а также учитывать, что ячейки ОЗУ, построенного на триггерах (память статического типа), содержат после включения произвольную информацию. При изготовлении триггеров применяются преимущественно полупроводниковые приборы (обычно биполярные и полевые транзисторы), в прошлом — электромагнитные реле, электронные лампы. С появлением технологии производства микросхем малой и средней степени интеграции был освоен выпуск обширной номенклатуры триггеров в интегральном исполнении. В настоящее время логические схемы, в том числе с использованием триггеров, создают в интегрированных средах разработки под различные программируемые логические интегральные схемы (ПЛИС). Используются, в основном, в вычислительной технике для организации компонентов вычислительных систем: регистров, счётчиков, процессоров, ОЗУ. In electronics, a flip-flop or latch is a circuit that has two stable states and can be used to store state information – a bistable multivibrator. The circuit can be made to change state by signals applied to one or more control inputs and will have one or two outputs. It is the basic storage element in sequential logic. Flip-flops and latches are fundamental building blocks of digital electronics systems used in computers, communications, and many other types of systems. Flip-flops and latches are used as data storage elements. A flip-flop is a device which stores a single bit (binary digit) of data; one of its two states represents a "one" and the other represents a "zero". Such data storage can be used for storage of state, and such a circuit is described as sequential logic in electronics. When used in a finite-state machine, the output and next state depend not only on its current input, but also on its current state (and hence, previous inputs). It can also be used for counting of pulses, and for synchronizing variably-timed input signals to some reference timing signal. Flip-flops can be either level-triggered (asynchronous, transparent or opaque) or edge-triggered (synchronous, or clocked). The term flip-flop has historically referred generically to both level-triggered and edge-triggered circuits that store a single bit of data using gates. Recently, some authors reserve the term flip-flop exclusively for discussing clocked circuits; the simple ones are commonly called transparent latches. Using this terminology, a level-sensitive flip-flop is called a transparent latch, whereas an edge-triggered flip-flop is simply called a flip-flop. Using either terminology, the term "flip-flop" refers to a device that stores a single bit of data, but the term "latch" may also refer to a device that stores any number of bits of data using a single trigger. The terms "edge-triggered", and "level-triggered" may be used to avoid ambiguity. When a level-triggered latch is enabled it becomes transparent, but an edge-triggered flip-flop's output only changes on a single type (positive going or negative going) of clock edge. Une bascule est un circuit logique capable, dans certaines circonstances, de maintenir les valeurs de ses sorties malgré les changements de valeurs d'entrées, c'est-à-dire comportant un état « mémoire ». Il s'agit de l'élément qui permet le passage de la logique combinatoire à la logique séquentielle. On distingue deux catégories principales de bascules dans un système séquentiel : les bascules asynchrones et les bascules synchrones. La différence entre ces deux types de bascules est que les bascules synchrones possèdent une entrée Horloge ce qui n'est pas le cas pour les bascules asynchrones.
dbo:thumbnail
n177:300
dbp:align
right
dbp:alt
A positive-edge-triggered D flip-flop with set and reset A positive-edge-triggered D flip-flop
dbp:caption
A positive-edge-triggered D flip-flop with set and reset A positive-edge-triggered D flip-flop
dbp:date
2015-04-08
dbp:header
A few different types of edge triggered D flip‑flops
dbp:image
Edge triggered D flip flop.svg Edge triggered D flip flop with set and reset.svg
dbp:url
n24:
dbo:wikiPageLength
54034
dbp:wikiPageUsesTemplate
dbt:Multiple_image dbt:Other_uses dbt:Webarchive dbt:Reflist dbt:Wikibooks dbt:Main dbt:Ordered_list n76: dbt:Short_description dbt:Authority_control dbt:Commons_category dbt:Overline dbt:Clear n153:a dbt:Cite_web dbt:Math dbt:Digital_electronics dbt:Nbsp